/* Copyright 2000-2018 Broadcom Corporation <:label-BRCM:2011:DUAL/GPL:standard This program is free software; you can redistribute it and/or modify it under the terms of the GNU General Public License, version 2, as published by the Free Software Foundation (the "GPL"). This program is distributed in the hope that it will be useful, but WITHOUT ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License for more details. A copy of the GPL is available at http://www.broadcom.com/licenses/GPLv2.php, or by writing to the Free Software Foundation, Inc., 59 Temple Place - Suite 330, Boston, MA 02111-1307, USA. :> */ #include "bp_defs.h" #include "boardparms.h" unsigned int bp_cled_muxing_table[] = { 0 | BP_PINMUX_VAL_2, 1 | BP_PINMUX_VAL_2, 2 | BP_PINMUX_VAL_2, 3 | BP_PINMUX_VAL_2, 4 | BP_PINMUX_VAL_2, 5 | BP_PINMUX_VAL_2, 6 | BP_PINMUX_VAL_2, 7 | BP_PINMUX_VAL_2, 8 | BP_PINMUX_VAL_2, 9 | BP_PINMUX_VAL_2, 10 | BP_PINMUX_VAL_2, 11 | BP_PINMUX_VAL_2, 12 | BP_PINMUX_VAL_2, 13 | BP_PINMUX_VAL_2, 14 | BP_PINMUX_VAL_2, 15 | BP_PINMUX_VAL_2, 16 | BP_PINMUX_VAL_2, 17 | BP_PINMUX_VAL_2, 18 | BP_PINMUX_VAL_2, 19 | BP_PINMUX_VAL_2, 20 | BP_PINMUX_VAL_2, 21 | BP_PINMUX_VAL_2, 26 | BP_PINMUX_VAL_2, 27 | BP_PINMUX_VAL_2, 28 | BP_PINMUX_VAL_3, 32 | BP_PINMUX_VAL_2, 33 | BP_PINMUX_VAL_3, 34 | BP_PINMUX_VAL_3, 38 | BP_PINMUX_VAL_3, 40 | BP_PINMUX_VAL_3, 43 | BP_PINMUX_VAL_3, 44 | BP_PINMUX_VAL_3, 45 | BP_PINMUX_VAL_3, 46 | BP_PINMUX_VAL_3, 47 | BP_PINMUX_VAL_3, 48 | BP_PINMUX_VAL_3, 49 | BP_PINMUX_VAL_3, 50 | BP_PINMUX_VAL_3, 51 | BP_PINMUX_VAL_3, 52 | BP_PINMUX_VAL_3, 53 | BP_PINMUX_VAL_3, 54 | BP_PINMUX_VAL_3, 55 | BP_PINMUX_VAL_3, 57 | BP_PINMUX_VAL_3, 58 | BP_PINMUX_VAL_3, 59 | BP_PINMUX_VAL_3, 60 | BP_PINMUX_VAL_3, 61 | BP_PINMUX_VAL_3, 63 | BP_PINMUX_VAL_3, 64 | BP_PINMUX_VAL_3, 65 | BP_PINMUX_VAL_3, 66 | BP_PINMUX_VAL_3, 67 | BP_PINMUX_VAL_3, 87 | BP_PINMUX_VAL_3, 88 | BP_PINMUX_VAL_3, 89 | BP_PINMUX_VAL_3, 93 | BP_PINMUX_VAL_3, 94 | BP_PINMUX_VAL_3, 95 | BP_PINMUX_VAL_3, -1, }; unsigned int led_per_map_table[] = { 0 | BP_PINMUX_OPTLED_NUM(0), 1 | BP_PINMUX_OPTLED_NUM(1), 2 | BP_PINMUX_OPTLED_NUM(2), 3 | BP_PINMUX_OPTLED_NUM(13), 4 | BP_PINMUX_OPTLED_NUM(14), 5 | BP_PINMUX_OPTLED_NUM(15), 6 | BP_PINMUX_OPTLED_NUM(16), 7 | BP_PINMUX_OPTLED_NUM(6), 8 | BP_PINMUX_OPTLED_NUM(7), 9 | BP_PINMUX_OPTLED_NUM(8), 10 | BP_PINMUX_OPTLED_NUM(10), 11 | BP_PINMUX_OPTLED_NUM(11), 12 | BP_PINMUX_OPTLED_NUM(17), 13 | BP_PINMUX_OPTLED_NUM(3), 14 | BP_PINMUX_OPTLED_NUM(4), 15 | BP_PINMUX_OPTLED_NUM(5), 16 | BP_PINMUX_OPTLED_NUM(1), 17 | BP_PINMUX_OPTLED_NUM(2), 18 | BP_PINMUX_OPTLED_NUM(12), 19 | BP_PINMUX_OPTLED_NUM(18), 20 | BP_PINMUX_OPTLED_NUM(19), 21 | BP_PINMUX_OPTLED_NUM(11), 26 | BP_PINMUX_OPTLED_NUM(17), 27 | BP_PINMUX_OPTLED_NUM(18), 28 | BP_PINMUX_OPTLED_NUM(19), 32 | BP_PINMUX_OPTLED_NUM(9), 33 | BP_PINMUX_OPTLED_NUM(3), 34 | BP_PINMUX_OPTLED_NUM(12), 38 | BP_PINMUX_OPTLED_NUM(0), 40 | BP_PINMUX_OPTLED_NUM(20), 43 | BP_PINMUX_OPTLED_NUM(21), 44 | BP_PINMUX_OPTLED_NUM(22), 45 | BP_PINMUX_OPTLED_NUM(23), 46 | BP_PINMUX_OPTLED_NUM(24), 47 | BP_PINMUX_OPTLED_NUM(25), 48 | BP_PINMUX_OPTLED_NUM(26), 49 | BP_PINMUX_OPTLED_NUM(27), 50 | BP_PINMUX_OPTLED_NUM(28), 51 | BP_PINMUX_OPTLED_NUM(29), 52 | BP_PINMUX_OPTLED_NUM(30), 53 | BP_PINMUX_OPTLED_NUM(31), 54 | BP_PINMUX_OPTLED_NUM(4), 55 | BP_PINMUX_OPTLED_NUM(9), 57 | BP_PINMUX_OPTLED_NUM(22), 58 | BP_PINMUX_OPTLED_NUM(23), 59 | BP_PINMUX_OPTLED_NUM(24), 60 | BP_PINMUX_OPTLED_NUM(25), 61 | BP_PINMUX_OPTLED_NUM(26), 63 | BP_PINMUX_OPTLED_NUM(27), 64 | BP_PINMUX_OPTLED_NUM(28), 65 | BP_PINMUX_OPTLED_NUM(29), 66 | BP_PINMUX_OPTLED_NUM(30), 67 | BP_PINMUX_OPTLED_NUM(31), 87 | BP_PINMUX_OPTLED_NUM(20), 88 | BP_PINMUX_OPTLED_NUM(21), 89 | BP_PINMUX_OPTLED_NUM(16), 93 | BP_PINMUX_OPTLED_NUM(13), 94 | BP_PINMUX_OPTLED_NUM(14), 95 | BP_PINMUX_OPTLED_NUM(15), -1, }; bp_pinmux_fn_defs_t g_pinmux_fn_defs[] = { { BP_PINMUX_FNTYPE_NAND, 40 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_NAND, 41 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_NAND, 42 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_NAND, 43 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_NAND, 44 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_NAND, 45 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_NAND, 46 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_NAND, 47 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_NAND, 48 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_NAND, 49 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_NAND, 50 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_NAND, 51 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_NAND, 52 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_NAND, 53 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_EMMC, 43 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_EMMC, 44 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_EMMC, 45 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_EMMC, 46 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_EMMC, 47 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_EMMC, 48 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_EMMC, 49 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_EMMC, 50 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_EMMC, 54 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_EMMC, 55 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_PCM, 22 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_PCM, 23 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_PCM, 24 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_PCM, 25 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_HS_SPI, 72 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_HS_SPI, 73 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_HS_SPI, 74 | BP_PINMUX_VAL_1 }, { BP_PINMUX_FNTYPE_xMII | 4, 56 | BP_PINMUX_VAL_1 | BP_PINMUX_PADCTL }, { BP_PINMUX_FNTYPE_xMII | 4, 57 | BP_PINMUX_VAL_1 | BP_PINMUX_PADCTL }, { BP_PINMUX_FNTYPE_xMII | 4, 58 | BP_PINMUX_VAL_1 | BP_PINMUX_PADCTL }, { BP_PINMUX_FNTYPE_xMII | 4, 59 | BP_PINMUX_VAL_1 | BP_PINMUX_PADCTL }, { BP_PINMUX_FNTYPE_xMII | 4, 60 | BP_PINMUX_VAL_1 | BP_PINMUX_PADCTL }, { BP_PINMUX_FNTYPE_xMII | 4, 61 | BP_PINMUX_VAL_1 | BP_PINMUX_PADCTL }, { BP_PINMUX_FNTYPE_xMII | 4, 62 | BP_PINMUX_VAL_1 | BP_PINMUX_PADCTL }, { BP_PINMUX_FNTYPE_xMII | 4, 63 | BP_PINMUX_VAL_1 | BP_PINMUX_PADCTL }, { BP_PINMUX_FNTYPE_xMII | 4, 64 | BP_PINMUX_VAL_1 | BP_PINMUX_PADCTL }, { BP_PINMUX_FNTYPE_xMII | 4, 65 | BP_PINMUX_VAL_1 | BP_PINMUX_PADCTL }, { BP_PINMUX_FNTYPE_xMII | 4, 66 | BP_PINMUX_VAL_1 | BP_PINMUX_PADCTL }, { BP_PINMUX_FNTYPE_xMII | 4, 67 | BP_PINMUX_VAL_1 | BP_PINMUX_PADCTL }, }; bp_pinmux_defs_t g_pinmux_defs_0[] = { { bp_ReservedAnyGpio, -1, -1, BP_PINMUX_VAL_4 }, { bp_usSerialLedData, -1, 0, 0 | BP_PINMUX_VAL_1 }, { bp_usSerialLedClk, -1, 1, 1 | BP_PINMUX_VAL_1 }, { bp_usSerialLedMask, -1, 2, 2 | BP_PINMUX_VAL_1 }, { bp_usGpioUart2Cts, -1, 3, 3 | BP_PINMUX_VAL_1}, { bp_usGpioUart2Rts, -1, 4, 4 | BP_PINMUX_VAL_1}, { bp_usGpioUart2Sdin, -1, 5, 5 | BP_PINMUX_VAL_1}, { bp_usGpioUart2Sdout,-1, 6, 6 | BP_PINMUX_VAL_1}, { bp_usPcmSdin, -1, 22, 22 | BP_PINMUX_VAL_1}, { bp_usPcmSdout, -1, 23, 23 | BP_PINMUX_VAL_1}, { bp_usPcmClk, -1, 24, 24 | BP_PINMUX_VAL_1}, { bp_usPcmFs, -1, 25, 25 | BP_PINMUX_VAL_1}, { bp_usUart1Sdin, -1, 26, 26 | BP_PINMUX_VAL_1}, { bp_usUart1Sdout, -1, 27, 27 | BP_PINMUX_VAL_1}, { bp_usUart1Sdin, -1, 30, 30 | BP_PINMUX_VAL_2}, { bp_usUart1Sdout, -1, 31, 31 | BP_PINMUX_VAL_2}, { bp_usUart1Sdin, -1, 54, 54 | BP_PINMUX_VAL_2}, { bp_usUart1Sdout, -1, 55, 55 | BP_PINMUX_VAL_2}, { bp_usWanEarlyTxEn, -1, 28, 28 | BP_PINMUX_VAL_1 }, { bp_usRogueOnuEn, -1, 29, 29 | BP_PINMUX_VAL_1 }, { bp_usGpioI2c2Scl, -1, 38, 38 | BP_PINMUX_VAL_1 }, { bp_usGpioI2c2Sda, -1, 39, 39 | BP_PINMUX_VAL_1 }, { bp_usGpioI2cScl, -1, 77, 77 | BP_PINMUX_VAL_1 }, { bp_usGpioI2cSda, -1, 78, 78 | BP_PINMUX_VAL_1 }, { bp_usMiiMdc, -1, 68, 68 | BP_PINMUX_VAL_1}, { bp_usMiiMdio, -1, 69, 69 | BP_PINMUX_VAL_1}, { bp_usUsbPwrFlt0, -1, 79, 79 | BP_PINMUX_VAL_1 }, { bp_usUsbPwrOn0, -1, 80, 80 | BP_PINMUX_VAL_1 }, { bp_usUsbPwrFlt1, -1, 81, 81 | BP_PINMUX_VAL_1 }, { bp_usUsbPwrOn1, -1, 82, 82 | BP_PINMUX_VAL_1 }, { bp_usPonLbe, -1, 100, 100 | BP_PINMUX_VAL_1}, { bp_usSimVccEn, -1, 30, 30 | BP_PINMUX_VAL_0 }, { bp_usSimVccVolSel, -1, 31, 31 | BP_PINMUX_VAL_0 }, { bp_usSimRst, -1, 32, 32 | BP_PINMUX_VAL_0 }, { bp_usSimVppEn, -1, 33, 33 | BP_PINMUX_VAL_0 }, { bp_usSimDat, -1, 34, 34 | BP_PINMUX_VAL_0 }, { bp_usSimClk, -1, 35, 35 | BP_PINMUX_VAL_0 }, { bp_usSimPresence, -1, 36, 36 | BP_PINMUX_VAL_0 }, { bp_usSpiSlaveSelectNum, 0, 75, 75 | BP_PINMUX_VAL_1}, { bp_usSpiSlaveSelectNum, 1, 76, 76 | BP_PINMUX_VAL_1}, { bp_usSpiSlaveSelectNum, 2, 10, 10 | BP_PINMUX_VAL_1}, { bp_usSpiSlaveSelectNum, 3, 9, 9 | BP_PINMUX_VAL_1}, { bp_usSpiSlaveSelectNum, 4, 8, 8 | BP_PINMUX_VAL_1}, { bp_usSpiSlaveSelectNum, 5, 7, 7 | BP_PINMUX_VAL_1}, { bp_usGpioLedAggregateAct, -1, -1 , BP_PINMUX_HWLED | BP_PINMUX_OPTLED_NUM(6)}, { bp_usGpioLedAggregateLnk, -1, -1 , BP_PINMUX_HWLED | BP_PINMUX_OPTLED_NUM(7)}, { bp_usNetLed0, 0, -1 , BP_PINMUX_HWLED | BP_PINMUX_OPTLED_NUM(8) }, { bp_usNetLed1, 0, -1 , BP_PINMUX_HWLED | BP_PINMUX_OPTLED_NUM(9) }, { bp_usNetLed2, 0, -1 , BP_PINMUX_HWLED | BP_PINMUX_OPTLED_NUM(0) }, { bp_usNetLed0, 1, -1 , BP_PINMUX_HWLED | BP_PINMUX_OPTLED_NUM(10)}, { bp_usNetLed1, 1, -1 , BP_PINMUX_HWLED | BP_PINMUX_OPTLED_NUM(11)}, { bp_usNetLed2, 1, -1 , BP_PINMUX_HWLED | BP_PINMUX_OPTLED_NUM(1) }, { bp_usNetLed0, 2, -1 , BP_PINMUX_HWLED | BP_PINMUX_OPTLED_NUM(12)}, { bp_usNetLed1, 2, -1 , BP_PINMUX_HWLED | BP_PINMUX_OPTLED_NUM(13)}, { bp_usNetLed2, 2, -1 , BP_PINMUX_HWLED | BP_PINMUX_OPTLED_NUM(2) }, { bp_usNetLed0, 3, -1 , BP_PINMUX_HWLED | BP_PINMUX_OPTLED_NUM(14)}, { bp_usNetLed1, 3, -1 , BP_PINMUX_HWLED | BP_PINMUX_OPTLED_NUM(15)}, { bp_usNetLed2, 3, -1 , BP_PINMUX_HWLED | BP_PINMUX_OPTLED_NUM(3) }, { bp_usNetLed0, 4, -1 , BP_PINMUX_HWLED | BP_PINMUX_OPTLED_NUM(16)}, { bp_usNetLed1, 4, -1 , BP_PINMUX_HWLED | BP_PINMUX_OPTLED_NUM(17)}, { bp_usNetLed2, 4, -1 , BP_PINMUX_HWLED | BP_PINMUX_OPTLED_NUM(20)}, { bp_usNetLed0, 5, -1 , BP_PINMUX_HWLED | BP_PINMUX_OPTLED_NUM(18)}, { bp_usNetLed1, 5, -1 , BP_PINMUX_HWLED | BP_PINMUX_OPTLED_NUM(19)}, { bp_usNetLed2, 5, -1 , BP_PINMUX_HWLED | BP_PINMUX_OPTLED_NUM(21)}, { bp_ReservedAnyLed, -1, 0, 0 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(0) }, { bp_ReservedAnyLed, -1, 1, 1 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(1) }, { bp_ReservedAnyLed, -1, 2, 2 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(2) }, { bp_ReservedAnyLed, -1, 13, 13 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(3) }, { bp_ReservedAnyLed, -1, 14, 14 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(4) }, { bp_ReservedAnyLed, -1, 15, 15 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(5) }, { bp_ReservedAnyLed, -1, 7, 7 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(6) }, { bp_ReservedAnyLed, -1, 8, 8 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(7) }, { bp_ReservedAnyLed, -1, 9, 9 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(8) }, { bp_ReservedAnyLed, -1, 32, 32 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(9) }, { bp_ReservedAnyLed, -1, 10, 10 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(10) }, { bp_ReservedAnyLed, -1, 11, 11 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(11) }, { bp_ReservedAnyLed, -1, 18, 18 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(12) }, { bp_ReservedAnyLed, -1, 3, 3 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(13) }, { bp_ReservedAnyLed, -1, 4, 4 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(14) }, { bp_ReservedAnyLed, -1, 5, 5 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(15) }, { bp_ReservedAnyLed, -1, 6, 6 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(16) }, { bp_ReservedAnyLed, -1, 12, 12 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(17) }, { bp_ReservedAnyLed, -1, 19, 19 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(18) }, #ifndef CONFIG_BCM_TIME_SYNC_MODULE { bp_ReservedAnyLed, -1, 20, 20 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(19) }, #endif { bp_ReservedAnyLed, -1, 87, 87 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(20) }, { bp_ReservedAnyLed, -1, 88, 88 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(21) }, { bp_ReservedAnyLed, -1, 57, 57 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(22) }, { bp_ReservedAnyLed, -1, 58, 58 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(23) }, { bp_ReservedAnyLed, -1, 59, 59 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(24) }, { bp_ReservedAnyLed, -1, 60, 60 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(25) }, { bp_ReservedAnyLed, -1, 61, 61 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(26) }, { bp_ReservedAnyLed, -1, 63, 63 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(27) }, { bp_ReservedAnyLed, -1, 64, 64 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(28) }, { bp_ReservedAnyLed, -1, 65, 65 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(29) }, { bp_ReservedAnyLed, -1, 66, 66 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(30) }, { bp_ReservedAnyLed, -1, 67, 67 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(31) }, { bp_ReservedAnyLed, -1, 38, 38 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(0) }, { bp_ReservedAnyLed, -1, 16, 16 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(1) }, { bp_ReservedAnyLed, -1, 17, 17 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(2) }, { bp_ReservedAnyLed, -1, 33, 33 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(3) }, { bp_ReservedAnyLed, -1, 54, 54 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(4) }, { bp_ReservedAnyLed, -1, 55, 55 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(9) }, { bp_ReservedAnyLed, -1, 21, 21 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(11) }, { bp_ReservedAnyLed, -1, 34, 34 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(12) }, { bp_ReservedAnyLed, -1, 93, 93 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(13) }, { bp_ReservedAnyLed, -1, 94, 94 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(14) }, { bp_ReservedAnyLed, -1, 95, 95 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(15) }, { bp_ReservedAnyLed, -1, 89, 89 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(16) }, { bp_ReservedAnyLed, -1, 26, 26 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(17) }, { bp_ReservedAnyLed, -1, 27, 27 |BP_PINMUX_VAL_2 | BP_PINMUX_OPTLED_NUM(18) }, { bp_ReservedAnyLed, -1, 28, 28 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(19) }, { bp_ReservedAnyLed, -1, 40, 40 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(20) }, { bp_ReservedAnyLed, -1, 43, 43 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(21) }, { bp_ReservedAnyLed, -1, 44, 44 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(22) }, { bp_ReservedAnyLed, -1, 45, 45 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(23) }, { bp_ReservedAnyLed, -1, 46, 46 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(24) }, { bp_ReservedAnyLed, -1, 47, 47 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(25) }, { bp_ReservedAnyLed, -1, 48, 48 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(26) }, { bp_ReservedAnyLed, -1, 49, 49 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(27) }, { bp_ReservedAnyLed, -1, 50, 50 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(28) }, { bp_ReservedAnyLed, -1, 51, 51 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(29) }, { bp_ReservedAnyLed, -1, 52, 52 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(30) }, { bp_ReservedAnyLed, -1, 53, 53 |BP_PINMUX_VAL_3 | BP_PINMUX_OPTLED_NUM(31) }, { bp_usGpioWlanReserved, -1, 84, 84 | BP_PINMUX_VAL_1 }, { bp_usGpioWlanReserved, -1, 85, 85 | BP_PINMUX_VAL_1 }, { bp_usGpioWlanReserved, -1, 86, 86 | BP_PINMUX_VAL_1 }, { bp_usGpioWlanReserved, -1, 87, 87 | BP_PINMUX_VAL_1 }, { bp_usGpioWlanReserved, -1, 88, 88 | BP_PINMUX_VAL_1 }, { bp_usGpioWlanReserved, -1, 89, 89 | BP_PINMUX_VAL_1 }, { bp_usGpioWlanReserved, -1, 90, 90 | BP_PINMUX_VAL_1 }, { bp_usGpioWlanReserved, -1, 91, 91 | BP_PINMUX_VAL_1 }, { bp_usGpioWlanReserved, -1, 92, 92 | BP_PINMUX_VAL_1 }, { bp_usGpioWlanReserved, -1, 93, 93 | BP_PINMUX_VAL_1 }, { bp_usGpioWlanReserved, -1, 94, 94 | BP_PINMUX_VAL_1 }, { bp_usGpioWlanReserved, -1, 95, 95 | BP_PINMUX_VAL_1 }, { bp_usGpioWlanReserved, -1, 3, 3 | BP_PINMUX_VAL_3 }, { bp_usGpioWlanReserved, -1, 4, 4 | BP_PINMUX_VAL_3 }, { bp_usGpioWlanReserved, -1, 5, 5 | BP_PINMUX_VAL_3 }, { bp_usGpioWlanReserved, -1, 6, 6 | BP_PINMUX_VAL_3 }, { bp_usGpioWlanReserved, -1, 7, 7 | BP_PINMUX_VAL_3 }, { bp_usGpioWlanReserved, -1, 14, 14 | BP_PINMUX_VAL_3 }, { bp_usGpioWlanReserved, -1, 30, 30 | BP_PINMUX_VAL_3 }, { bp_usGpioWlanReserved, -1, 31, 31 | BP_PINMUX_VAL_3 }, { bp_usGpioWlanReserved, -1, 32, 32 | BP_PINMUX_VAL_3 }, { bp_usGpioWlanReserved, -1, 39, 39 | BP_PINMUX_VAL_3 }, { bp_usGpioWlanReserved, -1, 68, 68 | BP_PINMUX_VAL_2 }, { bp_usGpioWlanReserved, -1, 69, 69 | BP_PINMUX_VAL_2 }, { bp_usGpioWlanReserved, -1, 79, 79 | BP_PINMUX_VAL_2 }, { bp_usGpioWlanReserved, -1, 80, 80 | BP_PINMUX_VAL_2 }, { bp_usGpioWlanReserved, -1, 81, 81 | BP_PINMUX_VAL_2 }, { bp_usGpioWlanReserved, -1, 82, 82 | BP_PINMUX_VAL_2 }, #ifdef CONFIG_BCM_TIME_SYNC_MODULE { bp_usTsync1pps, -1, 20, 20 | BP_PINMUX_VAL_3 }, { bp_usTsync8khz, -1, 18, 18 | BP_PINMUX_VAL_3 }, #endif { bp_last, -1, -1, 0 }, }; bp_pinmux_defs_t *g_pinmux_defs_tables[] = { g_pinmux_defs_0 } ; int g_pinmux_fn_defs_size = sizeof(g_pinmux_fn_defs);